orde_bg

produtos

LCMXO2-256HC-4TG100C orixinal e novo con prezo competitivo Provedor de IC en stock

Descrición curta:

O dispositivo lóxico programable complexo (CPLD) é un circuíto integrado (ASIC) específico da aplicación no circuíto integrado LSI (circuíto integrado a gran escala).É axeitado para o deseño de sistemas dixital intensivo de control e o seu control de atraso é conveniente.CPLD é un dos dispositivos de máis rápido crecemento en circuítos integrados.
Compoñentes do CPLD
CPLD é un dispositivo lóxico programable complexo con estrutura complexa e a gran escala, que pertence á gama de circuítos integrados a gran escala.

 


Detalle do produto

Etiquetas de produtos

Atributos do produto

Código Pbfree Si
Código Rohs Si
Código de ciclo de vida parcial Activo
Ihs fabricante LATTICE SEMICONDUCTOR CORP
Código do paquete de pezas QFP
Descrición do paquete LFQFP,
Contador de pins 100
Código de cumprimento de alcance conforme
Código ECCN EAR99
Código HTS 8542.39.00.01
Fabricante Samacsys Semicondutor de celosía
Función adicional TAMÉN FUNCIONA A SUMINISTRO NOMINAL DE 3,3 V
Código JESD-30 S-PQFP-G100
Código JESD-609 e3
Lonxitude 14 mm
Nivel de sensibilidade á humidade 3
Número de entradas dedicadas  
Número de liñas de E/S  
Número de entradas 55
Número de Saídas 55
Número de terminais 100
Temperatura de funcionamento-Máx 85 °C
Temperatura de funcionamento-Min  
Organización 0 ENTRADAS DEDICADAS, 0 E/S
Función de saída MIXTO
Material do corpo do paquete PLÁSTICO/EPOXICO
Código do paquete LFQFP
Código de equivalencia do paquete TQFP100,.63SQ
Forma do paquete PRAZA
Estilo de paquete PAQUETE PLANO, PERFIL BAIXO, PASO FINO
Método de embalaxe BANDEJA
Temperatura máxima de refluxo (Cel) 260
Fontes de alimentación 2,5/3,3 V
Tipo lóxico programable FLASH PLD
Retraso de propagación 7,36 ns
Estado de cualificación Non cualificado
Altura sentada-Máx 1,6 mm
Tensión de alimentación-Máx 3.462 V
Tensión de alimentación-Min 2.375 V
Tensión de alimentación-Nom 2,5 V
Montaxe en superficie SI
Grao de temperatura OUTRA
Acabado terminal Estaño mate (Sn)
Formulario de terminal Á DE GAVIOTA
Paso terminal 0,5 mm
Posición terminal QUAD
Tempo@Temperatura máxima de refluxo-Máx (s) 30
Anchura 14 mm

 

 

Introdución do produto

O dispositivo lóxico programable complexo (CPLD) é un circuíto integrado (ASIC) específico da aplicación no circuíto integrado LSI (circuíto integrado a gran escala).É axeitado para o deseño de sistemas dixital intensivo de control e o seu control de atraso é conveniente.CPLD é un dos dispositivos de máis rápido crecemento en circuítos integrados.

Compoñentes do CPLD

CPLD é un dispositivo lóxico programable complexo con estrutura a gran escala e complexa, que pertence á gama de grandes escalas.circuítos integrados.

CPLD ten cinco partes principais: bloque de matriz lóxica, unidade macro, prazo de produto estendido, matriz con cable programable e bloque de control de E/S.

1. Bloque de matriz lóxica (LAB)

Un bloque de matriz lóxica consta dunha matriz de 16 macrocélulas e varios LABS están conectados entre si por unha matriz programable (PIA) e un bus global.

2. Macro unidade

A unidade macro da serie MAX7000 consta de tres bloques funcionais: unha matriz lóxica, unha matriz de selección de produtos e un rexistro programable.

3. Ampliación do prazo do produto

Un termo de produto de cada macrocélula pódese enviar de volta á matriz lóxica.

4. Array con cables programable PIA

Cada LAB pódese conectar para formar a lóxica requirida a través da matriz de cables programable.Este bus global é unha canle programable que pode conectar calquera fonte de sinal do dispositivo ao seu destino.

5. Bloque de control de E/S

O bloque de control de E/S permite que cada pin de E/S se configure individualmente para entrada/saída e operación bidireccional.

Comparación de CPLD e FPGA

Aínda que os dousFPGAeCPLDson dispositivos ASIC programables e teñen moitas características comúns, debido ás diferenzas na estrutura de CPLD e FPGA, teñen as súas propias características:

1.CPLD é máis axeitado para completar varios algoritmos e lóxica combinatoria, e FP GA é máis axeitado para completar a lóxica secuencial.Noutras palabras, FPGA é máis axeitado para a estrutura rica en flip-flop, mentres que CPLD é máis axeitado para a estrutura limitada de flip-flop e en termos de produto.

2.A estrutura de enrutamento continuo de CPLD determina que o seu atraso de tempo é uniforme e previsible, mentres que a estrutura de enrutamento segmentado da FPGA determina a súa imprevisibilidade do atraso.

3.FPGA ten máis flexibilidade que CPLD na programación.CPLD prográmase modificando a función lóxica cun circuíto de conexión interna fixa, mentres que FPGA prográmase cambiando o cableado da conexión interna.FP GA pódese programar baixo unha porta lóxica, mentres que CPLD se programa baixo un bloque lóxico.

4.A integración de FPGA é maior que a de CPLD e ten unha estrutura de cableado e implementación lóxica máis complexas.

5.CPLD é máis cómodo de usar que FPGA.Programación CPLD usando tecnoloxía E2PROM ou FASTFLASH, sen chip de memoria externa, fácil de usar.Non obstante, a información de programación da FPGA debe almacenarse na memoria externa e o método de uso é complicado.

6. Os CPLDS son máis rápidos que os FPgas e teñen unha maior previsibilidade no tempo.Isto débese a que os FPGa son programación a nivel de porta e as interconexións distribuídas son adoptadas entre CLBS, mentres que os CPLDS son programación a nivel de bloque lóxico e as interconexións entre os seus bloques lóxicos están agrupadas.

7. Na forma de programación, CPLD baséase principalmente na programación de memoria E2PROM ou FLASH, tempo de programación de ata 10.000 veces, a vantaxe é que o sistema apaga a información de programación non se perde.CPLD pódese dividir en dúas categorías: programación no programador e programación no sistema.A maior parte da FPGA baséase na programación SRAM, a información de programación pérdese cando se apaga o sistema e os datos de programación deben escribirse de novo na SRAM desde fóra do dispositivo cada vez que se acende.A súa vantaxe é que se pode programar en calquera momento, e que se pode programar rapidamente no traballo, para conseguir unha configuración dinámica a nivel de placa e de sistema.

8. A confidencialidade CPLD é boa, a confidencialidade FPGA é pobre.

9.En xeral, o consumo de enerxía de CPLD é maior que o de FPGA, e canto maior sexa o grao de integración, máis obvio.


  • Anterior:
  • Seguinte:

  • Escribe aquí a túa mensaxe e envíanolo