orde_bg

produtos

Serializador LVDS 2975 Mbps Automotive 40-Pin WQFN EP T/R DS90UB927QSQX/NOPB

Descrición curta:

Ao analizar a forma de onda i2c do escravo, tamén atoparás un fenómeno moi interesante, ao ler os datos do rexistro, o escravo emitirá primeiro a súa forma de onda para a súa lectura previa, por exemplo, para ler os datos de enderezo rexistrado 0×00, verá na forma de onda despois de que o mestre emitise o enderezo de rexistro de escritura 0×00, despois emitirá o enderezo escravo para a súa lectura (R/W = (R/W = 1), un escravo emitirá 8 formas de onda SCL para a lectura previa inmediatamente despois de emitir a forma de onda, e estes 8 reloxos non se corresponden no lado mestre, o mestre emitirase máis tarde, polo que o escravo equivale a emitir primeiro.


Detalle do produto

Etiquetas de produtos

Atributos do produto

TIPO DESCRICIÓN
Categoría Circuítos integrados (CI)

Interface

Serializadores, deserializadores

Mfr Texas Instruments
Serie Automoción, AEC-Q100
Paquete Cinta e bobina (TR)

Cinta de corte (CT)

Digi-Reel®

SPQ 2500T&R
Estado do produto Activo
Función Serializador
Taxa de datos 2.975 Gbps
EntradaTipo FPD-Link, LVDS
Tipo de saída FPD-Link III, LVDS
Número de Saídas 13
Número de Saídas 1
Tensión - Alimentación 3 V ~ 3,6 V
Temperatura de operación -40 °C ~ 105 °C (TA)
Tipo de montaxe Montaxe en superficie
Paquete / Estuche 40-WFQFN Almofada exposta
Paquete de dispositivos do provedor 40-WQFN (6x6)
Número de produto base DS90UB927

1.

Ao analizar a forma de onda i2c do escravo, tamén atoparás un fenómeno moi interesante, ao ler os datos do rexistro, o escravo emitirá primeiro a súa forma de onda para a lectura previa, por exemplo, para ler os datos de enderezo rexistrado 0x00, verás na forma de onda despois de que o mestre emitiu o enderezo de rexistro de escritura 0x00, entón emitirá o enderezo escravo para a súa lectura (R/W = (R/W = 1), un escravo emitirá 8 formas de onda SCL para pre-ler inmediatamente despois de que a forma de onda sexa emitidos, e estes 8 reloxos non se corresponden no lado mestre, o mestre emitirase máis tarde, polo que o escravo equivale a emitir primeiro.

O deseño deste lugar é moi intelixente porque o protocolo i2c estipula que o tramo i2c só pode ocorrer no noveno bit, é dicir, o bit ACK.non se permite extraer a forma de onda e non se recibe ningún dato do escravo neste momento, polo que hai un problema.

O enfoque de TI é que, dado que hai unha acción de escritura diante, seguida dun enderezo de escravo de lectura enviado inmediatamente despois, está claro que o enderezo rexistrado que se vai ler é o escrito diante, polo que o mestre enviará un enderezo do escravo de lectura. no pull ACK de 9 bits mentres envía oito SCL para a lectura e escritura do rexistro e, a continuación, solta o SCL, o mestre detecta a liberación de SCL despois de que O mestre detecta que o SCL se libera e retransmite o reloxo de datos de lectura, momento no que os datos son devoltos ao CPU.

2.

LVDS Termos comúns ou Terminoloxía

1) Par diferencial: Refírese á transmisión de sinal LVDS mediante dous controladores de saída para conducir dúas liñas de transmisión, unha que transporta o sinal e outra leva o seu sinal complementario.O sinal necesario é a diferenza de tensión entre as dúas liñas de transmisión, que transportan a información do sinal que se vai transmitir.

2) Par de sinais: refírese ao circuíto de interface LVDS onde a saída de cada canle de transmisión de datos ou canle de transmisión de reloxo é de dous sinais (saídas positivas e negativas).

3) Fonte: un dispositivo que xera unha colección de datos de texto, gráficos, imaxes, audio e vídeo.

4) Receptor (sink): o dispositivo que procesa e mostra os datos.
5) FPD-LINK: Flat Panel Display Link, unha especificación de interface de vídeo dixital de alta velocidade baseada no estándar LVDS creado por National Semiconductor en 1996 (adquirido por Texas Instruments TI en 2011) para admitir a transferencia de datos desde o controlador de gráficos á pantalla LCD panel.

6) GMSL: Gigabit Multimedia Serial Link, o formato de protocolo de transmisión de sinal LVDS desenvolvido por Maxim baseado no estándar LVDS.

7) Canle de avance: unha canle de transmisión de datos de alta velocidade do serializador ao deserializador.

8) Canle de retroceso: tamén chamado canle inverso, refírese á canle de transmisión de datos de baixa velocidade desde o deserializador ata o serializador.


  • Anterior:
  • Seguinte:

  • Escribe aquí a túa mensaxe e envíanolo