XC2C256-7TQG144C QFP144 xilinx chips 1,8 V Cantidade de entrada-saída 118 FLASH PLD IC electrónica
Atributos do produto
TIPO | DESCRICIÓN | SELECCIONAR |
Categoría | Circuítos integrados (CI) |
|
Mfr | AMD Xilinx |
|
Serie | CoolRunner II |
|
Paquete | Bandexa |
|
Estado do produto | Activo |
|
Tipo programable | En sistema programable |
|
Tempo de atraso tpd(1) Máx | 6,7 ns |
|
Alimentación de tensión interna | 1,7 V ~ 1,9 V |
|
Número de elementos/bloques lóxicos | 16 |
|
Número de macrocélulas | 256 |
|
Número de portas | 6000 |
|
Número de E/S | 118 |
|
Temperatura de operación | 0 °C ~ 70 °C (TA) |
|
Tipo de montaxe | Montaxe en superficie |
|
Paquete / Estuche | 144-LQFP |
|
Paquete de dispositivos do provedor | 144-TQFP (20×20) |
|
Número de produto base | XC2C256 |
|
Informar dun erro de información do produto
Ver Similar
Documentos e medios
TIPO DE RECURSOS | ENLACE |
Fichas técnicas | Folla de datos XC2C256 |
Información Ambiental | Certificado Xiliinx RoHS |
Produto destacado | CPLD CoolRunner™-II |
PCN Asemblea/Orixe | Cambio de LeadFrame de múltiples desenvolvementos 29 de outubro de 2018 |
Folla de datos HTML | Folla de datos XC2C256 |
Clasificacións ambientais e de exportación
ATRIBUTO | DESCRICIÓN |
Estado RoHS | Conforme ROHS3 |
Nivel de sensibilidade á humidade (MSL) | 3 (168 horas) |
Estado REACH | REACH non afectado |
ECCN | EAR99 |
HTSUS | 8542.39.0001 |
Un dispositivo lóxico programable complexo (CPLD) é un dispositivo lóxico con matrices E/OU completamente programables e macrocélulas.As macrocélulas son os principais bloques de construción dun CPLD, que conteñen operacións lóxicas complexas e lóxica para implementar expresións de forma normal disxuntivas.As matrices AND/OR son completamente reprogramables e son responsables de realizar varias funcións lóxicas.As macrocélulas tamén se poden definir como bloques funcionais encargados de realizar a lóxica secuencial ou combinatoria.
Un dispositivo lóxico programable complexo é un produto innovador en comparación con dispositivos lóxicos anteriores como matrices lóxicas programables (PLA) e lóxica de matriz programable (PAL).Os dispositivos lóxicos anteriores non eran programables, polo que a lóxica foi construída combinando varios chips lóxicos xuntos.Un CPLD ten unha complexidade entre PAL e matrices de portas programables en campo (FPGA).Tamén ten as características arquitectónicas de PAL e FPGA.A principal diferenza arquitectónica entre un CPLD e un FPGA é que os FPGA están baseados en táboas de busca, mentres que os CPLD están baseados en sea-of-gates.
As características comúns dos CPLD e FPGA son que ambos teñen un gran número de portas e disposicións flexibles para a lóxica.Mentres que as características comúns entre CPLD e PAL inclúen a memoria de configuración non volátil.Os CPLD son líderes no mercado de dispositivos lóxicos programables, tendo múltiples beneficios como programación avanzada, baixo custo, non volátiles e fáciles de usar.
Adispositivo lóxico programable complexo(CPLD) é undispositivo lóxico programablecon complexidade entre a dePALeFPGAs, e as características arquitectónicas de ambos.O principal bloque de construción do CPLD é amacrocélula, que contén implementación lóxicaforma normal disxuntivaexpresións e operacións lóxicas máis especializadas.
Características[editar]
Algunhas das características de CPLD son comúnsPAL:
- Memoria de configuración non volátil.A diferenza de moitas FPGA, unha configuración externaROMnon é necesario e o CPLD pode funcionar inmediatamente ao iniciar o sistema.
- Para moitos dispositivos CPLD legados, o enrutamento limita a maioría dos bloques lóxicos para que teñan sinais de entrada e saída conectados a pinos externos, o que reduce as oportunidades de almacenamento do estado interno e unha lóxica profundamente en capas.Normalmente, isto non é un factor para os CPLD máis grandes e as familias de produtos CPLD máis recentes.
Outras características son en común conFPGAs:
- Gran cantidade de portas dispoñibles.Os CPLD adoitan ter o equivalente de miles a decenas de milesportas lóxicas, permitindo a implementación de dispositivos de procesamento de datos moderadamente complicados.Os PAL adoitan ter uns poucos centos de equivalentes de porta como máximo, mentres que os FPGA normalmente oscilan entre decenas de miles e varios millóns.
- Algunhas disposicións para a lóxica máis flexible quesuma de produtoexpresións, incluíndo camiños complicados de retroalimentación entre celdas macro e lóxica especializada para implementar varias funcións de uso común, comoenteiro aritmética.
A diferenza máis notable entre un CPLD grande e un FPGA pequeno é a presenza de memoria non volátil no chip no CPLD, o que permite que os CPLD se utilicen para "cargador de arranque” funcións, antes de ceder o control a outros dispositivos que non teñan o seu propio almacenamento de programas permanente.Un bo exemplo é cando se usa un CPLD para cargar os datos de configuración dunha FPGA desde a memoria non volátil.[1]
Distincións[editar]
Os CPLD foron un paso evolutivo desde dispositivos aínda máis pequenos que os precederon,PLAs(primeiro enviado porSignética), ePAL.Estes á súa vez foron precedidos delóxica estándarprodutos que non ofrecían programabilidade e que se usaban para construír funcións lóxicas conectando fisicamente varios chips lóxicos estándar (ou centos deles) xuntos (xeralmente con cableado nunha placa ou placas de circuíto impreso, pero ás veces, especialmente para a creación de prototipos, usandoenvoltura de fíocableado).
A principal distinción entre as arquitecturas de dispositivos FPGA e CPLD é que os CPLD están baseados internamentetáboas de consulta(LUT) mentres se usan FPGAbloques lóxicos.