Compoñentes electrónicos Chips IC Circuítos integrados XC7A75T-2FGG484I IC FPGA 285 I/O 484FBGA
Atributos do produto
TIPO | DESCRICIÓN |
Categoría | Circuítos integrados (CI)IncrustadoFPGAs (Field Programable Gate Array) |
Mfr | AMD Xilinx |
Serie | Artix-7 |
Paquete | Bandexa |
Paquete estándar | 60 |
Estado do produto | Activo |
Número de LAB/CLB | 5900 |
Número de elementos lóxicos/células | 75520 |
Total de bits de RAM | 3870720 |
Número de E/S | 285 |
Tensión - Alimentación | 0,95 V ~ 1,05 V |
Tipo de montaxe | Montaxe en superficie |
Temperatura de operación | -40 °C ~ 100 °C (TJ) |
Paquete / Estuche | 484-BBGA |
Paquete de dispositivos do provedor | 484-FBGA (23×23) |
Número de produto base | XC7A75 |
Os dispositivos adaptativos son a opción ideal
O uso de dispositivos Xilinx en dispositivos de seguranza de próxima xeración non só aborda problemas de rendemento e latencia, senón que outros beneficios inclúen a habilitación de novas tecnoloxías, como modelos de aprendizaxe automática, Secure Access Service Edge (SASE) e o cifrado post-cuántico.
Os dispositivos Xilinx proporcionan a plataforma ideal para a aceleración de hardware para estas tecnoloxías, xa que os requisitos de rendemento non se poden cumprir con implementacións só de software.Xilinx desenvolve e actualiza continuamente a IP, as ferramentas, o software e os deseños de referencia para solucións de seguridade de redes existentes e de próxima xeración.
Ademais, os dispositivos Xilinx ofrecen arquitecturas de memoria líderes no sector con IP de busca suave de clasificación de fluxo, o que os converte na mellor opción para aplicacións de seguranza de rede e firewall.
Usando FPGA como procesadores de tráfico para a seguridade da rede
O tráfico desde e dende os dispositivos de seguridade (firewalls) cífrase en varios niveis e o cifrado/descifrado L2 (MACSec) procédese nos nodos de rede da capa de enlace (L2) (conmutadores e enrutadores).O procesamento máis aló da L2 (capa MAC) normalmente inclúe unha análise máis profunda, o descifrado de túneles L3 (IPSec) e o tráfico SSL cifrado con tráfico TCP/UDP.O procesamento de paquetes implica a análise e clasificación dos paquetes entrantes e o procesamento de grandes volumes de tráfico (1-20M) con alto rendemento (25-400Gb/s).
Debido á gran cantidade de recursos informáticos (núcleos) necesarios, as NPU pódense usar para procesar paquetes de velocidade relativamente máis alta, pero o procesamento de tráfico escalable de alto rendemento e baixa latencia non é posible porque o tráfico se procesa usando núcleos MIPS/RISC e programando tales núcleos. en función da súa dispoñibilidade é difícil.O uso de dispositivos de seguridade baseados en FPGA pode eliminar eficazmente estas limitacións das arquitecturas baseadas en CPU e NPU.
Procesamento de seguridade a nivel de aplicación en FPGA
As FPGA son ideais para o procesamento de seguranza en liña en firewalls de próxima xeración porque satisfacen con éxito a necesidade de un maior rendemento, flexibilidade e operación de baixa latencia.Ademais, as FPGA tamén poden implementar funcións de seguridade a nivel de aplicación, que poden aforrar aínda máis recursos informáticos e mellorar o rendemento.
Exemplos comúns de procesamento de seguridade de aplicacións en FPGA inclúen
- Motor de descarga TTCP
- Correspondencia de expresións regulares
- Procesamento de cifrado asimétrico (PKI).
- Procesamento TLS