5CEFA5F23I7N IC 240 de matriz de porta programable de campo (FPGA) Cyclone® VE 5001216 77000 484-BGA
Atributos do produto
TIPO | ILUSTRAR |
categoría | Arrays de porta programables de campo (FPGA) |
fabricante | Intel |
serie | Cyclone® VE |
envolver | bandexa |
Estado do produto | Activo |
DigiKey é programable | Non verificado |
Número de LAB/CLB | 29080 |
Número de elementos/unidades lóxicas | 77000 |
Número total de bits de RAM | 5001216 |
E/S 數 | 240 |
Tensión - Alimentación | 1,07 V ~ 1,13 V |
Tipo de instalación | Tipo de adhesivo de superficie |
Temperatura de operación | -40 °C ~ 100 °C (TJ) |
Paquete/Vivenda | 484-BGA |
Encapsulación de compoñentes do provedor | 484-FBGA (23x23) |
Número mestre do produto | 5CEFA5 |
Introdución do produto
Os dispositivos Cyclone® V están deseñados para acomodar simultaneamente o consumo de enerxía reducido, o custo e os requisitos de tempo de comercialización;e os crecentes requisitos de ancho de banda para aplicacións de gran volume e sensibles ao custo.Mellorados con transceptores integrados e controladores de memoria dura, os dispositivos Cyclone V son axeitados para aplicacións nos mercados industriais, sen fíos e fíos, militares e automotivos.
Características do produto
Tecnoloxía
- Tecnoloxía de proceso de baixa potencia de 28 nm (28LP) de TSMC
- Tensión de núcleo 1,1 V
Embalaxe
- Paquetes Wirebond baixos en halóxenos
- Múltiples densidades de dispositivos con pegadas de paquetes compatibles para unha migración fluida entre diferentes densidades de dispositivos
- Opcións compatibles con RoHS e con chumbo
Tecido FPGA de alto rendemento
- ALM de 8 entradas mellorado con catro rexistros
Bloques de memoria interna
- M10K: bloques de memoria de 10 kilobits (Kb) con código de corrección de erros suave (ECC)
- Bloque de matriz lóxica de memoria (MLAB): LUTRAM distribuída de 640 bits onde pode usar ata o 25% dos ALM como memoria MLAB
Bloques IP duros incorporados
- Soporte nativo para ata tres niveis de precisión de procesamento de sinal (tres 9 x 9, dous 18 x 18 ou un multiplicador 27 x 27) no mesmo bloque DSP de precisión variable
- Acumulador e cascada de 64 bits
- Memoria interna de coeficiente incorporada
- Predder/subtractor para mellorar a eficiencia
- DDR3, DDR2 e LPDDR2 con soporte ECC de 16 e 32 bits
- IP rígida PCI Express* (PCIe*) Gen2 e Gen1 (x1, x2 ou x4) con soporte multifunción, punto final e porto raíz
Configuración
- protección contra amperes: protección integral de deseño para protexer os seus valiosos investimentos en IP
- Funcións de seguranza de deseño de estándar de cifrado avanzado (AES) melloradas
- CvP
- Reconfiguración dinámica da FPGA
- Opcións de configuración de serie activa (AS) x1 e x4, serie pasiva (PS), JTAG e paralelo pasivo rápido (FPP) x8 e x16
- Fregado interno (2)
- Reconfiguración parcial (3)
Escribe aquí a túa mensaxe e envíanolo